-
Notifications
You must be signed in to change notification settings - Fork 1
/
CPU.pin
748 lines (740 loc) · 76.5 KB
/
CPU.pin
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
-- Copyright (C) 1991-2009 Altera Corporation
-- Your use of Altera Corporation's design tools, logic functions
-- and other software and tools, and its AMPP partner logic
-- functions, and any output files from any of the foregoing
-- (including device programming or simulation files), and any
-- associated documentation or information are expressly subject
-- to the terms and conditions of the Altera Program License
-- Subscription Agreement, Altera MegaCore Function License
-- Agreement, or other applicable license agreement, including,
-- without limitation, that your use is for the sole purpose of
-- programming logic devices manufactured by Altera and sold by
-- Altera or its authorized distributors. Please refer to the
-- applicable agreement for further details.
--
-- This is a Quartus II output file. It is for reporting purposes only, and is
-- not intended for use as a Quartus II input file. This file cannot be used
-- to make Quartus II pin assignments - for instructions on how to make pin
-- assignments, please see Quartus II help.
---------------------------------------------------------------------------------
---------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- DNU : Do Not Use. This pin MUST NOT be connected.
-- VCCINT : Dedicated power pin, which MUST be connected to VCC (1.2V).
-- VCCIO : Dedicated power pin, which MUST be connected to VCC
-- of its bank.
-- Bank 1: 3.3V
-- Bank 2: 3.3V
-- Bank 3: 3.3V
-- Bank 4: 3.3V
-- Bank 5: 3.3V
-- Bank 6: 3.3V
-- Bank 7: 3.3V
-- Bank 8: 3.3V
-- Bank 9: 3.3V
-- Bank 10: 3.3V
-- GND : Dedicated ground pin. Dedicated GND pins MUST be connected to GND.
-- It can also be used to report unused dedicated pins. The connection
-- on the board for unused dedicated pins depends on whether this will
-- be used in a future design. One example is device migration. When
-- using device migration, refer to the device pin-tables. If it is a
-- GND pin in the pin table or if it will not be used in a future design
-- for another purpose the it MUST be connected to GND. If it is an unused
-- dedicated pin, then it can be connected to a valid signal on the board
-- (low, high, or toggling) if that signal is required for a different
-- revision of the design.
-- GND+ : Unused input pin. It can also be used to report unused dual-purpose pins.
-- This pin should be connected to GND. It may also be connected to a
-- valid signal on the board (low, high, or toggling) if that signal
-- is required for a different revision of the design.
-- GND* : Unused I/O pin. For transceiver I/O banks (Bank 13, 14, 15, 16 and 17),
-- connect each pin marked GND* either individually through a 10k Ohm resistor
-- to GND or tie all pins together and connect through a single 10k Ohm resistor
-- to GND.
-- For non-transceiver I/O banks, connect each pin marked GND* directly to GND
-- or leave it unconnected.
-- RESERVED : Unused I/O pin, which MUST be left unconnected.
-- RESERVED_INPUT : Pin is tri-stated and should be connected to the board.
-- RESERVED_INPUT_WITH_WEAK_PULLUP : Pin is tri-stated with internal weak pull-up resistor.
-- RESERVED_INPUT_WITH_BUS_HOLD : Pin is tri-stated with bus-hold circuitry.
-- RESERVED_OUTPUT_DRIVEN_HIGH : Pin is output driven high.
---------------------------------------------------------------------------------
---------------------------------------------------------------------------------
-- Pin directions (input, output or bidir) are based on device operating in user mode.
---------------------------------------------------------------------------------
Quartus II Version 9.0 Build 132 02/25/2009 SJ Web Edition
CHIP "CPU" ASSIGNED TO AN: EP2S15F672C3
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
GND : A2 : gnd : : : :
alu_result[5] : A3 : output : 3.3-V LVTTL : : 4 : N
VCCIO4 : A4 : power : : 3.3V : 4 :
alu_result[20] : A5 : output : 3.3-V LVTTL : : 4 : N
out_wb[4] : A6 : output : 3.3-V LVTTL : : 4 : N
reg_a[19] : A7 : output : 3.3-V LVTTL : : 4 : N
out_wb[13] : A8 : output : 3.3-V LVTTL : : 4 : N
alu_result[25] : A9 : output : 3.3-V LVTTL : : 4 : N
reg_b[18] : A10 : output : 3.3-V LVTTL : : 4 : N
VCCIO4 : A11 : power : : 3.3V : 4 :
pc[5] : A12 : output : 3.3-V LVTTL : : 9 : N
GND : A13 : gnd : : : :
GND : A14 : gnd : : : :
ins_mem[22] : A15 : output : 3.3-V LVTTL : : 3 : N
VCCIO3 : A16 : power : : 3.3V : 3 :
reg_b[7] : A17 : output : 3.3-V LVTTL : : 3 : N
ins_ex[4] : A18 : output : 3.3-V LVTTL : : 3 : N
ins_ex[8] : A19 : output : 3.3-V LVTTL : : 3 : N
ins_ex[0] : A20 : output : 3.3-V LVTTL : : 3 : N
out_wb[25] : A21 : output : 3.3-V LVTTL : : 3 : N
ins_ex[14] : A22 : output : 3.3-V LVTTL : : 3 : N
VCCIO3 : A23 : power : : 3.3V : 3 :
ins_mem[13] : A24 : output : 3.3-V LVTTL : : 3 : N
GND : A25 : gnd : : : :
ins_id[27] : AA1 : output : 3.3-V LVTTL : : 6 : N
ins_ex[25] : AA2 : output : 3.3-V LVTTL : : 6 : N
NC : AA3 : : : : :
NC : AA4 : : : : :
NC : AA5 : : : : :
NC : AA6 : : : : :
GND : AA7 : gnd : : : :
NC : AA8 : : : : :
NC : AA9 : : : : :
reg_a[17] : AA10 : output : 3.3-V LVTTL : : 7 : N
alu_result[4] : AA11 : output : 3.3-V LVTTL : : 7 : N
ins_wb[26] : AA12 : output : 3.3-V LVTTL : : 7 : N
GND : AA13 : gnd : : : :
ins_id[6] : AA14 : output : 3.3-V LVTTL : : 8 : N
ins_if[16] : AA15 : output : 3.3-V LVTTL : : 8 : N
reg_word : AA16 : output : 3.3-V LVTTL : : 8 : N
ins_id[12] : AA17 : output : 3.3-V LVTTL : : 8 : N
NC : AA18 : : : : :
ins_id[16] : AA19 : output : 3.3-V LVTTL : : 8 : N
nCONFIG : AA20 : : : : 8 :
NC : AA21 : : : : :
NC : AA22 : : : : :
ins_wb[7] : AA23 : output : 3.3-V LVTTL : : 1 : N
alu_result[14] : AA24 : output : 3.3-V LVTTL : : 1 : N
ins_if[22] : AA25 : output : 3.3-V LVTTL : : 1 : N
ins_if[5] : AA26 : output : 3.3-V LVTTL : : 1 : N
ins_mem[11] : AB1 : output : 3.3-V LVTTL : : 6 : N
ins_wb[11] : AB2 : output : 3.3-V LVTTL : : 6 : N
NC : AB3 : : : : :
NC : AB4 : : : : :
nCEO : AB5 : : : : 7 :
PLL_ENA : AB6 : : : : 7 :
NC : AB7 : : : : :
NC : AB8 : : : : :
ins_mem[18] : AB9 : output : 3.3-V LVTTL : : 7 : N
ins_wb[29] : AB10 : output : 3.3-V LVTTL : : 7 : N
branch : AB11 : output : 3.3-V LVTTL : : 7 : N
ins_id[30] : AB12 : output : 3.3-V LVTTL : : 7 : N
out_wb[5] : AB13 : output : 3.3-V LVTTL : : 7 : N
reg_b[12] : AB14 : output : 3.3-V LVTTL : : 8 : N
ins_ex[31] : AB15 : output : 3.3-V LVTTL : : 8 : N
ID_in[1] : AB16 : output : 3.3-V LVTTL : : 8 : N
out_wb[31] : AB17 : output : 3.3-V LVTTL : : 8 : N
ins_mem[21] : AB18 : output : 3.3-V LVTTL : : 8 : N
GND* : AB19 : : : : 8 :
ins_ex[21] : AB20 : output : 3.3-V LVTTL : : 8 : N
TRST : AB21 : input : : : 8 :
TCK : AB22 : input : : : 8 :
NC : AB23 : : : : :
NC : AB24 : : : : :
NC : AB25 : : : : :
NC : AB26 : : : : :
VCCIO6 : AC1 : power : : 3.3V : 6 :
NC : AC2 : : : : :
NC : AC3 : : : : :
NC : AC4 : : : : :
VREFB7 : AC5 : power : : : 7 :
ins_wb[17] : AC6 : output : 3.3-V LVTTL : : 7 : N
ins_ex[28] : AC7 : output : 3.3-V LVTTL : : 7 : N
ins_ex[10] : AC8 : output : 3.3-V LVTTL : : 7 : N
reg_b[24] : AC9 : output : 3.3-V LVTTL : : 7 : N
ins_id[14] : AC10 : output : 3.3-V LVTTL : : 7 : N
VREFB7 : AC11 : power : : : 7 :
reg_b[19] : AC12 : output : 3.3-V LVTTL : : 10 : N
ins_wb[23] : AC13 : output : 3.3-V LVTTL : : 7 : N
reg_a[2] : AC14 : output : 3.3-V LVTTL : : 8 : N
NC : AC15 : : : : :
VREFB8 : AC16 : power : : : 8 :
reg_rd_en_a : AC17 : output : 3.3-V LVTTL : : 8 : N
alu_result[30] : AC18 : output : 3.3-V LVTTL : : 8 : N
GND* : AC19 : : : : 8 :
GND* : AC20 : : : : 8 :
GND* : AC21 : : : : 8 :
VREFB8 : AC22 : power : : : 8 :
NC : AC23 : : : : :
NC : AC24 : : : : :
NC : AC25 : : : : :
VCCIO1 : AC26 : power : : 3.3V : 1 :
NC : AD1 : : : : :
NC : AD2 : : : : :
GND* : AD3 : : : : 7 :
GND* : AD4 : : : : 7 :
ins_ex[17] : AD5 : output : 3.3-V LVTTL : : 7 : N
ins_wb[1] : AD6 : output : 3.3-V LVTTL : : 7 : N
reg_b[21] : AD7 : output : 3.3-V LVTTL : : 7 : N
alu_result[18] : AD8 : output : 3.3-V LVTTL : : 7 : N
alu_result[8] : AD9 : output : 3.3-V LVTTL : : 7 : N
alu_result[24] : AD10 : output : 3.3-V LVTTL : : 7 : N
ins_id[11] : AD11 : output : 3.3-V LVTTL : : 7 : N
out_wb[11] : AD12 : output : 3.3-V LVTTL : : 10 : N
alu_result[1] : AD13 : output : 3.3-V LVTTL : : 10 : N
reg_wr_en_wb : AD14 : output : 3.3-V LVTTL : : 7 : N
NC : AD15 : : : : :
sel_mem_wr : AD16 : output : 3.3-V LVTTL : : 8 : N
pc_count : AD17 : output : 3.3-V LVTTL : : 8 : N
mem_rd_en : AD18 : output : 3.3-V LVTTL : : 8 : N
ins_mem[2] : AD19 : output : 3.3-V LVTTL : : 8 : N
reg_a[10] : AD20 : output : 3.3-V LVTTL : : 8 : N
out_wb[22] : AD21 : output : 3.3-V LVTTL : : 8 : N
ID_in[6] : AD22 : output : 3.3-V LVTTL : : 8 : N
GND* : AD23 : : : : 8 :
TMS : AD24 : input : : : 8 :
NC : AD25 : : : : :
NC : AD26 : : : : :
GND : AE1 : gnd : : : :
nIO_PULLUP : AE2 : : : : 7 :
GND* : AE3 : : : : 7 :
alu_result[7] : AE4 : output : 3.3-V LVTTL : : 7 : N
ins_mem[17] : AE5 : output : 3.3-V LVTTL : : 7 : N
ins_ex[12] : AE6 : output : 3.3-V LVTTL : : 7 : N
reg_a[9] : AE7 : output : 3.3-V LVTTL : : 7 : N
ins_ex[15] : AE8 : output : 3.3-V LVTTL : : 7 : N
alu_result[28] : AE9 : output : 3.3-V LVTTL : : 7 : N
pc[4] : AE10 : output : 3.3-V LVTTL : : 7 : N
reg_b[28] : AE11 : output : 3.3-V LVTTL : : 7 : N
ins_ex[13] : AE12 : output : 3.3-V LVTTL : : 10 : N
reg_a[31] : AE13 : output : 3.3-V LVTTL : : 10 : N
ins_id[0] : AE14 : output : 3.3-V LVTTL : : 7 : N
ins_id[10] : AE15 : output : 3.3-V LVTTL : : 8 : N
ins_ex[19] : AE16 : output : 3.3-V LVTTL : : 8 : N
ins_mem[3] : AE17 : output : 3.3-V LVTTL : : 8 : N
out_wb[30] : AE18 : output : 3.3-V LVTTL : : 8 : N
ins_if[11] : AE19 : output : 3.3-V LVTTL : : 8 : N
ins_ex[22] : AE20 : output : 3.3-V LVTTL : : 8 : N
reg_a[18] : AE21 : output : 3.3-V LVTTL : : 8 : N
ins_mem[7] : AE22 : output : 3.3-V LVTTL : : 8 : N
ins_if[20] : AE23 : output : 3.3-V LVTTL : : 8 : N
GND* : AE24 : : : : 8 :
TDI : AE25 : input : : : 8 :
GND : AE26 : gnd : : : :
GND : AF2 : gnd : : : :
GND* : AF3 : : : : 7 :
VCCIO7 : AF4 : power : : 3.3V : 7 :
alu_result[29] : AF5 : output : 3.3-V LVTTL : : 7 : N
ins_ex[11] : AF6 : output : 3.3-V LVTTL : : 7 : N
alu_result[27] : AF7 : output : 3.3-V LVTTL : : 7 : N
alu_result[11] : AF8 : output : 3.3-V LVTTL : : 7 : N
reg_b[14] : AF9 : output : 3.3-V LVTTL : : 7 : N
ID_in[8] : AF10 : output : 3.3-V LVTTL : : 7 : N
VCCIO7 : AF11 : power : : 3.3V : 7 :
reg_a[28] : AF12 : output : 3.3-V LVTTL : : 10 : N
GND : AF13 : gnd : : : :
GND : AF14 : gnd : : : :
reg_b[4] : AF15 : output : 3.3-V LVTTL : : 8 : N
VCCIO8 : AF16 : power : : 3.3V : 8 :
reg_wr_en_id : AF17 : output : 3.3-V LVTTL : : 8 : N
reg_16bit : AF18 : output : 3.3-V LVTTL : : 8 : N
ins_if[26] : AF19 : output : 3.3-V LVTTL : : 8 : N
ins_mem[16] : AF20 : output : 3.3-V LVTTL : : 8 : N
ins_mem[25] : AF21 : output : 3.3-V LVTTL : : 8 : N
mem_wr_en : AF22 : output : 3.3-V LVTTL : : 8 : N
VCCIO8 : AF23 : power : : 3.3V : 8 :
reg_a[26] : AF24 : output : 3.3-V LVTTL : : 8 : N
GND : AF25 : gnd : : : :
GND : B1 : gnd : : : :
MSEL1 : B2 : : : : 4 :
reg_b[16] : B3 : output : 3.3-V LVTTL : : 4 : N
ins_mem[29] : B4 : output : 3.3-V LVTTL : : 4 : N
ins_if[31] : B5 : output : 3.3-V LVTTL : : 4 : N
ins_mem[26] : B6 : output : 3.3-V LVTTL : : 4 : N
reg_b[0] : B7 : output : 3.3-V LVTTL : : 4 : N
reg_a[25] : B8 : output : 3.3-V LVTTL : : 4 : N
out_wb[7] : B9 : output : 3.3-V LVTTL : : 4 : N
ins_if[2] : B10 : output : 3.3-V LVTTL : : 4 : N
out_wb[17] : B11 : output : 3.3-V LVTTL : : 4 : N
ins_if[21] : B12 : output : 3.3-V LVTTL : : 9 : N
ins_wb[22] : B13 : output : 3.3-V LVTTL : : 4 : N
ins_id[5] : B14 : output : 3.3-V LVTTL : : 4 : N
ins_mem[28] : B15 : output : 3.3-V LVTTL : : 3 : N
out_wb[18] : B16 : output : 3.3-V LVTTL : : 3 : N
out_wb[26] : B17 : output : 3.3-V LVTTL : : 3 : N
ins_if[25] : B18 : output : 3.3-V LVTTL : : 3 : N
out_wb[28] : B19 : output : 3.3-V LVTTL : : 3 : N
pc[6] : B20 : output : 3.3-V LVTTL : : 3 : N
ins_if[12] : B21 : output : 3.3-V LVTTL : : 3 : N
ins_wb[4] : B22 : output : 3.3-V LVTTL : : 3 : N
ins_wb[0] : B23 : output : 3.3-V LVTTL : : 3 : N
ins_if[30] : B24 : output : 3.3-V LVTTL : : 3 : N
CONF_DONE : B25 : : : : 3 :
GND : B26 : gnd : : : :
NC : C1 : : : : :
NC : C2 : : : : :
ins_wb[18] : C3 : output : 3.3-V LVTTL : : 4 : N
GND* : C4 : : : : 4 :
ins_wb[30] : C5 : output : 3.3-V LVTTL : : 4 : N
ins_wb[10] : C6 : output : 3.3-V LVTTL : : 4 : N
reg_a[11] : C7 : output : 3.3-V LVTTL : : 4 : N
ins_id[3] : C8 : output : 3.3-V LVTTL : : 4 : N
reg_ldi : C9 : output : 3.3-V LVTTL : : 4 : N
out_wb[6] : C10 : output : 3.3-V LVTTL : : 4 : N
reg_a[7] : C11 : output : 3.3-V LVTTL : : 4 : N
ins_ex[29] : C12 : output : 3.3-V LVTTL : : 9 : N
pc[1] : C13 : output : 3.3-V LVTTL : : 4 : N
branch_op : C14 : output : 3.3-V LVTTL : : 4 : N
reg_b[2] : C15 : output : 3.3-V LVTTL : : 3 : N
ins_wb[28] : C16 : output : 3.3-V LVTTL : : 3 : N
ins_id[8] : C17 : output : 3.3-V LVTTL : : 3 : N
reg_b[27] : C18 : output : 3.3-V LVTTL : : 3 : N
ins_id[4] : C19 : output : 3.3-V LVTTL : : 3 : N
WB_in[1] : C20 : output : 3.3-V LVTTL : : 3 : N
ins_wb[13] : C21 : output : 3.3-V LVTTL : : 3 : N
ins_id[23] : C22 : output : 3.3-V LVTTL : : 3 : N
ins_mem[4] : C23 : output : 3.3-V LVTTL : : 3 : N
DCLK : C24 : : : : 3 :
NC : C25 : : : : :
NC : C26 : : : : :
VCCIO5 : D1 : power : : 3.3V : 5 :
NC : D2 : : : : :
NC : D3 : : : : :
NC : D4 : : : : :
VREFB4 : D5 : power : : : 4 :
GND* : D6 : : : : 4 :
ins_wb[21] : D7 : output : 3.3-V LVTTL : : 4 : N
ins_mem[12] : D8 : output : 3.3-V LVTTL : : 4 : N
alu_result[6] : D9 : output : 3.3-V LVTTL : : 4 : N
pc[7] : D10 : output : 3.3-V LVTTL : : 4 : N
VREFB4 : D11 : power : : : 4 :
alu_result[9] : D12 : output : 3.3-V LVTTL : : 9 : N
jr : D13 : output : 3.3-V LVTTL : : 9 : N
NC : D14 : : : : :
ins_wb[25] : D15 : output : 3.3-V LVTTL : : 3 : N
VREFB3 : D16 : power : : : 3 :
out_wb[23] : D17 : output : 3.3-V LVTTL : : 3 : N
pc[2] : D18 : output : 3.3-V LVTTL : : 3 : N
ins_if[7] : D19 : output : 3.3-V LVTTL : : 3 : N
ins_mem[31] : D20 : output : 3.3-V LVTTL : : 3 : N
GND* : D21 : : : : 3 :
VREFB3 : D22 : power : : : 3 :
NC : D23 : : : : :
NC : D24 : : : : :
NC : D25 : : : : :
VCCIO2 : D26 : power : : 3.3V : 2 :
NC : E1 : : : : :
NC : E2 : : : : :
NC : E3 : : : : :
NC : E4 : : : : :
TEMPDIODEp : E5 : : : : :
MSEL2 : E6 : : : : 4 :
ins_ex[18] : E7 : output : 3.3-V LVTTL : : 4 : N
ins_mem[1] : E8 : output : 3.3-V LVTTL : : 4 : N
ins_id[17] : E9 : output : 3.3-V LVTTL : : 4 : N
alu_result[12] : E10 : output : 3.3-V LVTTL : : 4 : N
reg_a[30] : E11 : output : 3.3-V LVTTL : : 4 : N
ins_id[21] : E12 : output : 3.3-V LVTTL : : 4 : N
reg_a[27] : E13 : output : 3.3-V LVTTL : : 9 : N
ins_if[29] : E14 : output : 3.3-V LVTTL : : 3 : N
ins_if[10] : E15 : output : 3.3-V LVTTL : : 3 : N
~DATA0~ / RESERVED_INPUT : E16 : input : 3.3-V LVTTL : : 3 : N
ID_in[2] : E17 : output : 3.3-V LVTTL : : 3 : N
pc[3] : E18 : output : 3.3-V LVTTL : : 3 : N
ins_wb[20] : E19 : output : 3.3-V LVTTL : : 3 : N
ins_ex[20] : E20 : output : 3.3-V LVTTL : : 3 : N
nSTATUS : E21 : : : : 3 :
nCE : E22 : : : : 3 :
NC : E23 : : : : :
NC : E24 : : : : :
NC : E25 : : : : :
NC : E26 : : : : :
NC : F1 : : : : :
NC : F2 : : : : :
NC : F3 : : : : :
NC : F4 : : : : :
TEMPDIODEn : F5 : : : : :
TDO : F6 : output : : : 4 :
MSEL3 : F7 : : : : 4 :
NC : F8 : : : : :
NC : F9 : : : : :
reg_b[9] : F10 : output : 3.3-V LVTTL : : 4 : N
reg_b[20] : F11 : output : 3.3-V LVTTL : : 4 : N
NC : F12 : : : : :
NC : F13 : : : : :
ins_id[28] : F14 : output : 3.3-V LVTTL : : 3 : N
reg_a[5] : F15 : output : 3.3-V LVTTL : : 3 : N
ins_mem[5] : F16 : output : 3.3-V LVTTL : : 3 : N
out_wb[14] : F17 : output : 3.3-V LVTTL : : 3 : N
NC : F18 : : : : :
GND* : F19 : : : : 3 :
ins_id[20] : F20 : output : 3.3-V LVTTL : : 3 : N
NC : F21 : : : : :
NC : F22 : : : : :
NC : F23 : : : : :
NC : F24 : : : : :
NC : F25 : : : : :
NC : F26 : : : : :
ins_id[25] : G1 : output : 3.3-V LVTTL : : 5 : N
reg_a[0] : G2 : output : 3.3-V LVTTL : : 5 : N
GND* : G3 : : : : 5 :
ins_if[1] : G4 : output : 3.3-V LVTTL : : 5 : N
VREFB5 : G5 : power : : : 5 :
NC : G6 : : : : :
NC : G7 : : : : :
MSEL0 : G8 : : : : 4 :
NC : G9 : : : : :
NC : G10 : : : : :
NC : G11 : : : : :
VCCA_PLL5 : G12 : power : : 1.2V : :
GND : G13 : gnd : : : :
reg_rd_en_b : G14 : output : 3.3-V LVTTL : : 3 : N
ins_id[2] : G15 : output : 3.3-V LVTTL : : 3 : N
out_wb[16] : G16 : output : 3.3-V LVTTL : : 3 : N
ins_mem[8] : G17 : output : 3.3-V LVTTL : : 3 : N
EX_in : G18 : output : 3.3-V LVTTL : : 3 : N
GND* : G19 : : : : 3 :
NC : G20 : : : : :
NC : G21 : : : : :
VREFB2 : G22 : power : : : 2 :
ins_wb[8] : G23 : output : 3.3-V LVTTL : : 2 : N
GND* : G24 : : : : 2 :
alu_result[21] : G25 : output : 3.3-V LVTTL : : 2 : N
ins_if[28] : G26 : output : 3.3-V LVTTL : : 2 : N
reg_b[13] : H1 : output : 3.3-V LVTTL : : 5 : N
ins_if[15] : H2 : output : 3.3-V LVTTL : : 5 : N
reg_a[1] : H3 : output : 3.3-V LVTTL : : 5 : N
ins_ex[1] : H4 : output : 3.3-V LVTTL : : 5 : N
NC : H5 : : : : :
NC : H6 : : : : :
NC : H7 : : : : :
NC : H8 : : : : :
NC : H9 : : : : :
NC : H10 : : : : :
NC : H11 : : : : :
VCC_PLL5_OUT : H12 : power : : 3.3V : 9 :
GNDA_PLL5 : H13 : gnd : : : :
VCCD_PLL5 : H14 : power : : 1.2V : :
NC : H15 : : : : :
NC : H16 : : : : :
NC : H17 : : : : :
NC : H18 : : : : :
NC : H19 : : : : :
NC : H20 : : : : :
NC : H21 : : : : :
NC : H22 : : : : :
reg_a[21] : H23 : output : 3.3-V LVTTL : : 2 : N
ins_mem[24] : H24 : output : 3.3-V LVTTL : : 2 : N
ins_id[22] : H25 : output : 3.3-V LVTTL : : 2 : N
alu_result[3] : H26 : output : 3.3-V LVTTL : : 2 : N
reg_a[15] : J1 : output : 3.3-V LVTTL : : 5 : N
out_wb[8] : J2 : output : 3.3-V LVTTL : : 5 : N
ins_id[18] : J3 : output : 3.3-V LVTTL : : 5 : N
reg_b[25] : J4 : output : 3.3-V LVTTL : : 5 : N
NC : J5 : : : : :
NC : J6 : : : : :
NC : J7 : : : : :
NC : J8 : : : : :
NC : J9 : : : : :
NC : J10 : : : : :
NC : J11 : : : : :
VCCPD4 : J12 : power : : 3.3V : 4 :
GNDA_PLL5 : J13 : gnd : : : :
NC : J14 : : : : :
NC : J15 : : : : :
VCCPD3 : J16 : power : : 3.3V : 3 :
NC : J17 : : : : :
NC : J18 : : : : :
NC : J19 : : : : :
NC : J20 : : : : :
NC : J21 : : : : :
NC : J22 : : : : :
reg_b[31] : J23 : output : 3.3-V LVTTL : : 2 : N
ins_if[23] : J24 : output : 3.3-V LVTTL : : 2 : N
reg_a[8] : J25 : output : 3.3-V LVTTL : : 2 : N
reg_a[4] : J26 : output : 3.3-V LVTTL : : 2 : N
alu_result[13] : K1 : output : 3.3-V LVTTL : : 5 : N
ID_in[5] : K2 : output : 3.3-V LVTTL : : 5 : N
reg_lui : K3 : output : 3.3-V LVTTL : : 5 : N
ins_id[24] : K4 : output : 3.3-V LVTTL : : 5 : N
VREFB5 : K5 : power : : : 5 :
NC : K6 : : : : :
NC : K7 : : : : :
GND* : K8 : : : : 5 :
alu_result[17] : K9 : output : 3.3-V LVTTL : : 5 : N
NC : K10 : : : : :
NC : K11 : : : : :
GND : K12 : gnd : : : :
VCCIO4 : K13 : power : : 3.3V : 4 :
GND : K14 : gnd : : : :
VCCIO3 : K15 : power : : 3.3V : 3 :
NC : K16 : : : : :
NC : K17 : : : : :
NC : K18 : : : : :
ins_mem[20] : K19 : output : 3.3-V LVTTL : : 2 : N
ins_ex[23] : K20 : output : 3.3-V LVTTL : : 2 : N
ins_if[0] : K21 : output : 3.3-V LVTTL : : 2 : N
ins_mem[19] : K22 : output : 3.3-V LVTTL : : 2 : N
out_wb[1] : K23 : output : 3.3-V LVTTL : : 2 : N
reg_b[10] : K24 : output : 3.3-V LVTTL : : 2 : N
alu_result[16] : K25 : output : 3.3-V LVTTL : : 2 : N
reg_b[3] : K26 : output : 3.3-V LVTTL : : 2 : N
VCCIO5 : L1 : power : : 3.3V : 5 :
ins_id[19] : L2 : output : 3.3-V LVTTL : : 5 : N
ins_wb[15] : L3 : output : 3.3-V LVTTL : : 5 : N
ins_mem[30] : L4 : output : 3.3-V LVTTL : : 5 : N
reg_b[8] : L5 : output : 3.3-V LVTTL : : 5 : N
ins_if[9] : L6 : output : 3.3-V LVTTL : : 5 : N
pc_load : L7 : output : 3.3-V LVTTL : : 5 : N
ins_id[7] : L8 : output : 3.3-V LVTTL : : 5 : N
ins_id[1] : L9 : output : 3.3-V LVTTL : : 5 : N
VCCINT : L10 : power : : 1.2V : :
GND : L11 : gnd : : : :
VCCINT : L12 : power : : 1.2V : :
GND : L13 : gnd : : : :
VCCINT : L14 : power : : 1.2V : :
GND : L15 : gnd : : : :
VCCINT : L16 : power : : 1.2V : :
GND : L17 : gnd : : : :
ins_if[19] : L18 : output : 3.3-V LVTTL : : 2 : N
ins_mem_en : L19 : output : 3.3-V LVTTL : : 2 : N
ins_id[13] : L20 : output : 3.3-V LVTTL : : 2 : N
ins_if[24] : L21 : output : 3.3-V LVTTL : : 2 : N
reg_b[11] : L22 : output : 3.3-V LVTTL : : 2 : N
ins_wb[9] : L23 : output : 3.3-V LVTTL : : 2 : N
MEM_in[0] : L24 : output : 3.3-V LVTTL : : 2 : N
WB_in[0] : L25 : output : 3.3-V LVTTL : : 2 : N
VCCIO2 : L26 : power : : 3.3V : 2 :
reg_a[14] : M1 : output : 3.3-V LVTTL : : 5 : N
reg_a[13] : M2 : output : 3.3-V LVTTL : : 5 : N
pc[0] : M3 : output : 3.3-V LVTTL : : 5 : N
reg_b[17] : M4 : output : 3.3-V LVTTL : : 5 : N
ins_ex[30] : M5 : output : 3.3-V LVTTL : : 5 : N
out_wb[21] : M6 : output : 3.3-V LVTTL : : 5 : N
ins_mem[10] : M7 : output : 3.3-V LVTTL : : 5 : N
ins_wb[31] : M8 : output : 3.3-V LVTTL : : 5 : N
VCCPD5 : M9 : power : : 3.3V : 5 :
GND : M10 : gnd : : : :
VCCINT : M11 : power : : 1.2V : :
GND : M12 : gnd : : : :
VCCINT : M13 : power : : 1.2V : :
GND : M14 : gnd : : : :
VCCINT : M15 : power : : 1.2V : :
GND : M16 : gnd : : : :
VCCIO2 : M17 : power : : 3.3V : 2 :
VCCPD2 : M18 : power : : 3.3V : 2 :
reg_a[3] : M19 : output : 3.3-V LVTTL : : 2 : N
out_wb[3] : M20 : output : 3.3-V LVTTL : : 2 : N
ins_wb[19] : M21 : output : 3.3-V LVTTL : : 2 : N
ID_in[7] : M22 : output : 3.3-V LVTTL : : 2 : N
ins_id[31] : M23 : output : 3.3-V LVTTL : : 2 : N
ins_mem[23] : M24 : output : 3.3-V LVTTL : : 2 : N
ins_wb[24] : M25 : output : 3.3-V LVTTL : : 2 : N
out_wb[12] : M26 : output : 3.3-V LVTTL : : 2 : N
GND : N1 : gnd : : : :
GND+ : N2 : : : : 5 :
GND+ : N3 : : : : 5 :
MEM_in[1] : N4 : output : 3.3-V LVTTL : : 5 : N
ins_id[9] : N5 : output : 3.3-V LVTTL : : 5 : N
reg_a[22] : N6 : output : 3.3-V LVTTL : : 5 : N
ins_if[4] : N7 : output : 3.3-V LVTTL : : 5 : N
GNDA_PLL4 : N8 : gnd : : : :
GNDA_PLL4 : N9 : gnd : : : :
VCCIO5 : N10 : power : : 3.3V : 5 :
GND : N11 : gnd : : : :
VCCINT : N12 : power : : 1.2V : :
GND : N13 : gnd : : : :
VCCINT : N14 : power : : 1.2V : :
GND : N15 : gnd : : : :
VCCINT : N16 : power : : 1.2V : :
GND : N17 : gnd : : : :
GNDA_PLL1 : N18 : gnd : : : :
ins_id[15] : N19 : output : 3.3-V LVTTL : : 2 : N
out_wb[2] : N20 : output : 3.3-V LVTTL : : 2 : N
MEM_in[2] : N21 : output : 3.3-V LVTTL : : 2 : N
ID_in[3] : N22 : output : 3.3-V LVTTL : : 2 : N
VREFB2 : N23 : power : : : 2 :
GND+ : N24 : : : : 2 :
clock_reg : N25 : input : 3.3-V LVTTL : : 2 : N
GND : N26 : gnd : : : :
GND : P1 : gnd : : : :
mem_word : P2 : output : 3.3-V LVTTL : : 5 : N
ins_ex[6] : P3 : output : 3.3-V LVTTL : : 5 : N
ins_mem[15] : P4 : output : 3.3-V LVTTL : : 5 : N
reg_b[23] : P5 : output : 3.3-V LVTTL : : 5 : N
GND : P6 : gnd : : : :
VCCD_PLL3 : P7 : power : : 1.2V : :
VCCA_PLL4 : P8 : power : : 1.2V : :
VCCD_PLL4 : P9 : power : : 1.2V : :
GND : P10 : gnd : : : :
VCCINT : P11 : power : : 1.2V : :
GND : P12 : gnd : : : :
VCCINT : P13 : power : : 1.2V : :
GND : P14 : gnd : : : :
VCCINT : P15 : power : : 1.2V : :
GND : P16 : gnd : : : :
VCCIO1 : P17 : power : : 3.3V : 1 :
GNDA_PLL1 : P18 : gnd : : : :
VCCD_PLL1 : P19 : power : : 1.2V : :
VCCD_PLL2 : P20 : power : : 1.2V : :
VCCA_PLL1 : P21 : power : : 1.2V : :
GND+ : P22 : : : : 1 :
clock : P23 : input : 3.3-V LVTTL : : 1 : N
reg_b[30] : P24 : output : 3.3-V LVTTL : : 2 : N
alu_result[15] : P25 : output : 3.3-V LVTTL : : 2 : N
GND : P26 : gnd : : : :
alu_result[22] : R1 : output : 3.3-V LVTTL : : 6 : N
reg_a[24] : R2 : output : 3.3-V LVTTL : : 6 : N
GND+ : R3 : : : : 6 :
GND+ : R4 : : : : 6 :
VREFB6 : R5 : power : : : 6 :
VCCA_PLL3 : R6 : power : : 1.2V : :
GNDA_PLL3 : R7 : gnd : : : :
GNDA_PLL3 : R8 : gnd : : : :
VCCPD6 : R9 : power : : 3.3V : 6 :
VCCIO6 : R10 : power : : 3.3V : 6 :
GND : R11 : gnd : : : :
VCCINT : R12 : power : : 1.2V : :
GND : R13 : gnd : : : :
VCCINT : R14 : power : : 1.2V : :
GND : R15 : gnd : : : :
VCCINT : R16 : power : : 1.2V : :
GND : R17 : gnd : : : :
VCCPD1 : R18 : power : : 3.3V : 1 :
GNDA_PLL2 : R19 : gnd : : : :
GNDA_PLL2 : R20 : gnd : : : :
VCCA_PLL2 : R21 : power : : 1.2V : :
GND : R22 : gnd : : : :
reg_b[6] : R23 : output : 3.3-V LVTTL : : 1 : N
ins_id[26] : R24 : output : 3.3-V LVTTL : : 1 : N
reg_b[5] : R25 : output : 3.3-V LVTTL : : 1 : N
reg_a[12] : R26 : output : 3.3-V LVTTL : : 1 : N
VCCIO6 : T1 : power : : 3.3V : 6 :
ins_wb[3] : T2 : output : 3.3-V LVTTL : : 6 : N
immediate : T3 : output : 3.3-V LVTTL : : 6 : N
ins_ex[27] : T4 : output : 3.3-V LVTTL : : 6 : N
reg_b[1] : T5 : output : 3.3-V LVTTL : : 6 : N
alu_result[2] : T6 : output : 3.3-V LVTTL : : 6 : N
ins_ex[7] : T7 : output : 3.3-V LVTTL : : 6 : N
ins_mem[6] : T8 : output : 3.3-V LVTTL : : 6 : N
alu_result[26] : T9 : output : 3.3-V LVTTL : : 6 : N
GND : T10 : gnd : : : :
VCCINT : T11 : power : : 1.2V : :
GND : T12 : gnd : : : :
VCCINT : T13 : power : : 1.2V : :
GND : T14 : gnd : : : :
VCCINT : T15 : power : : 1.2V : :
GND : T16 : gnd : : : :
VCCINT : T17 : power : : 1.2V : :
GND : T18 : gnd : : : :
ins_mem[14] : T19 : output : 3.3-V LVTTL : : 1 : N
ins_wb[2] : T20 : output : 3.3-V LVTTL : : 1 : N
GND* : T21 : : : : 1 :
GND* : T22 : : : : 1 :
VREFB1 : T23 : power : : : 1 :
ins_wb[6] : T24 : output : 3.3-V LVTTL : : 1 : N
ins_ex[26] : T25 : output : 3.3-V LVTTL : : 1 : N
VCCIO1 : T26 : power : : 3.3V : 1 :
ins_wb[27] : U1 : output : 3.3-V LVTTL : : 6 : N
reg_a[29] : U2 : output : 3.3-V LVTTL : : 6 : N
reg_b[26] : U3 : output : 3.3-V LVTTL : : 6 : N
ins_if[27] : U4 : output : 3.3-V LVTTL : : 6 : N
out_wb[9] : U5 : output : 3.3-V LVTTL : : 6 : N
out_wb[24] : U6 : output : 3.3-V LVTTL : : 6 : N
reg_a[16] : U7 : output : 3.3-V LVTTL : : 6 : N
ins_mem[27] : U8 : output : 3.3-V LVTTL : : 6 : N
GND : U9 : gnd : : : :
VCCINT : U10 : power : : 1.2V : :
GND : U11 : gnd : : : :
VCCIO7 : U12 : power : : 3.3V : 7 :
GND : U13 : gnd : : : :
VCCIO8 : U14 : power : : 3.3V : 8 :
GND : U15 : gnd : : : :
VCCINT : U16 : power : : 1.2V : :
GND : U17 : gnd : : : :
VCCINT : U18 : power : : 1.2V : :
alu_result[19] : U19 : output : 3.3-V LVTTL : : 1 : N
ins_mem[0] : U20 : output : 3.3-V LVTTL : : 1 : N
ins_if[3] : U21 : output : 3.3-V LVTTL : : 1 : N
ins_wb[5] : U22 : output : 3.3-V LVTTL : : 1 : N
ins_if[8] : U23 : output : 3.3-V LVTTL : : 1 : N
ins_id[29] : U24 : output : 3.3-V LVTTL : : 1 : N
ins_ex[9] : U25 : output : 3.3-V LVTTL : : 1 : N
ins_ex[5] : U26 : output : 3.3-V LVTTL : : 1 : N
reg_a[6] : V1 : output : 3.3-V LVTTL : : 6 : N
sel_mem_rd : V2 : output : 3.3-V LVTTL : : 6 : N
alu_result[31] : V3 : output : 3.3-V LVTTL : : 6 : N
alu_result[23] : V4 : output : 3.3-V LVTTL : : 6 : N
out_wb[10] : V5 : output : 3.3-V LVTTL : : 6 : N
ins_mem[9] : V6 : output : 3.3-V LVTTL : : 6 : N
out_wb[0] : V7 : output : 3.3-V LVTTL : : 6 : N
alu_result[10] : V8 : output : 3.3-V LVTTL : : 6 : N
VCCINT : V9 : power : : 1.2V : :
NC : V10 : : : : :
VCCPD7 : V11 : power : : 3.3V : 7 :
NC : V12 : : : : :
VCC_PLL6_OUT : V13 : power : : 3.3V : 10 :
NC : V14 : : : : :
VCCPD8 : V15 : power : : 3.3V : 8 :
NC : V16 : : : : :
NC : V17 : : : : :
NC : V18 : : : : :
NC : V19 : : : : :
NC : V20 : : : : :
alu_result[0] : V21 : output : 3.3-V LVTTL : : 1 : N
reg_a[23] : V22 : output : 3.3-V LVTTL : : 1 : N
ins_if[14] : V23 : output : 3.3-V LVTTL : : 1 : N
ins_ex[24] : V24 : output : 3.3-V LVTTL : : 1 : N
reg_b[29] : V25 : output : 3.3-V LVTTL : : 1 : N
out_wb[29] : V26 : output : 3.3-V LVTTL : : 1 : N
ins_wb[12] : W1 : output : 3.3-V LVTTL : : 6 : N
ins_if[18] : W2 : output : 3.3-V LVTTL : : 6 : N
GND* : W3 : : : : 6 :
GND* : W4 : : : : 6 :
NC : W5 : : : : :
NC : W6 : : : : :
NC : W7 : : : : :
NC : W8 : : : : :
NC : W9 : : : : :
NC : W10 : : : : :
NC : W11 : : : : :
NC : W12 : : : : :
GNDA_PLL6 : W13 : gnd : : : :
GNDA_PLL6 : W14 : gnd : : : :
NC : W15 : : : : :
NC : W16 : : : : :
ins_wb[16] : W17 : output : 3.3-V LVTTL : : 8 : N
GND* : W18 : : : : 8 :
NC : W19 : : : : :
NC : W20 : : : : :
out_wb[27] : W21 : output : 3.3-V LVTTL : : 1 : N
out_wb[20] : W22 : output : 3.3-V LVTTL : : 1 : N
ins_ex[16] : W23 : output : 3.3-V LVTTL : : 1 : N
reg_a[20] : W24 : output : 3.3-V LVTTL : : 1 : N
reg_b[15] : W25 : output : 3.3-V LVTTL : : 1 : N
ins_ex[3] : W26 : output : 3.3-V LVTTL : : 1 : N
ins_if[6] : Y1 : output : 3.3-V LVTTL : : 6 : N
reg_b[22] : Y2 : output : 3.3-V LVTTL : : 6 : N
GND* : Y3 : : : : 6 :
out_wb[19] : Y4 : output : 3.3-V LVTTL : : 6 : N
VREFB6 : Y5 : power : : : 6 :
NC : Y6 : : : : :
NC : Y7 : : : : :
PORSEL : Y8 : : : : 7 :
NC : Y9 : : : : :
GND* : Y10 : : : : 7 :
NC : Y11 : : : : :
NC : Y12 : : : : :
VCCA_PLL6 : Y13 : power : : 1.2V : :
VCCD_PLL6 : Y14 : power : : 1.2V : :
ID_in[4] : Y15 : output : 3.3-V LVTTL : : 8 : N
ins_ex[2] : Y16 : output : 3.3-V LVTTL : : 8 : N
ID_in[0] : Y17 : output : 3.3-V LVTTL : : 8 : N
ins_wb[14] : Y18 : output : 3.3-V LVTTL : : 8 : N
VCCSEL : Y19 : : : : 8 :
NC : Y20 : : : : :
NC : Y21 : : : : :
VREFB1 : Y22 : power : : : 1 :
out_wb[15] : Y23 : output : 3.3-V LVTTL : : 1 : N
GND* : Y24 : : : : 1 :
ins_if[17] : Y25 : output : 3.3-V LVTTL : : 1 : N
ins_if[13] : Y26 : output : 3.3-V LVTTL : : 1 : N